<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="ru">
	<id>https://emuverse.ru/w/index.php?action=history&amp;feed=atom&amp;title=%D0%9C%D0%B8%D0%BA%D1%80%D0%BE-80%2F%D0%A0%D0%B0%D0%B4%D0%B8%D0%BE_1983-10%2F%D0%9C%D0%BE%D0%B4%D1%83%D0%BB%D1%8C_%D0%B4%D0%B8%D0%BD%D0%B0%D0%BC%D0%B8%D1%87%D0%B5%D1%81%D0%BA%D0%BE%D0%B3%D0%BE_%D0%9E%D0%97%D0%A3</id>
	<title>Микро-80/Радио 1983-10/Модуль динамического ОЗУ - История изменений</title>
	<link rel="self" type="application/atom+xml" href="https://emuverse.ru/w/index.php?action=history&amp;feed=atom&amp;title=%D0%9C%D0%B8%D0%BA%D1%80%D0%BE-80%2F%D0%A0%D0%B0%D0%B4%D0%B8%D0%BE_1983-10%2F%D0%9C%D0%BE%D0%B4%D1%83%D0%BB%D1%8C_%D0%B4%D0%B8%D0%BD%D0%B0%D0%BC%D0%B8%D1%87%D0%B5%D1%81%D0%BA%D0%BE%D0%B3%D0%BE_%D0%9E%D0%97%D0%A3"/>
	<link rel="alternate" type="text/html" href="https://emuverse.ru/w/index.php?title=%D0%9C%D0%B8%D0%BA%D1%80%D0%BE-80/%D0%A0%D0%B0%D0%B4%D0%B8%D0%BE_1983-10/%D0%9C%D0%BE%D0%B4%D1%83%D0%BB%D1%8C_%D0%B4%D0%B8%D0%BD%D0%B0%D0%BC%D0%B8%D1%87%D0%B5%D1%81%D0%BA%D0%BE%D0%B3%D0%BE_%D0%9E%D0%97%D0%A3&amp;action=history"/>
	<updated>2026-05-04T08:30:24Z</updated>
	<subtitle>История изменений этой страницы в вики</subtitle>
	<generator>MediaWiki 1.40.0</generator>
	<entry>
		<id>https://emuverse.ru/w/index.php?title=%D0%9C%D0%B8%D0%BA%D1%80%D0%BE-80/%D0%A0%D0%B0%D0%B4%D0%B8%D0%BE_1983-10/%D0%9C%D0%BE%D0%B4%D1%83%D0%BB%D1%8C_%D0%B4%D0%B8%D0%BD%D0%B0%D0%BC%D0%B8%D1%87%D0%B5%D1%81%D0%BA%D0%BE%D0%B3%D0%BE_%D0%9E%D0%97%D0%A3&amp;diff=966&amp;oldid=prev</id>
		<title>Panther: http://retro.h1.ru/MK80/Memory/M80dram.php</title>
		<link rel="alternate" type="text/html" href="https://emuverse.ru/w/index.php?title=%D0%9C%D0%B8%D0%BA%D1%80%D0%BE-80/%D0%A0%D0%B0%D0%B4%D0%B8%D0%BE_1983-10/%D0%9C%D0%BE%D0%B4%D1%83%D0%BB%D1%8C_%D0%B4%D0%B8%D0%BD%D0%B0%D0%BC%D0%B8%D1%87%D0%B5%D1%81%D0%BA%D0%BE%D0%B3%D0%BE_%D0%9E%D0%97%D0%A3&amp;diff=966&amp;oldid=prev"/>
		<updated>2008-06-19T08:27:57Z</updated>

		<summary type="html">&lt;p&gt;http://retro.h1.ru/MK80/Memory/M80dram.php&lt;/p&gt;
&lt;p&gt;&lt;b&gt;Новая страница&lt;/b&gt;&lt;/p&gt;&lt;div&gt;{{ДИ|Автор=Г. ЗЕЛЕНКО, В. ПАНОВ, С. ПОПОВ|Источник=http://retro.h1.ru/MK80/Memory/M80dram.php}}&lt;br /&gt;
&lt;br /&gt;
Описываемый модуль динамического ОЗУ, с которым&lt;br /&gt;
Вы познакомитесь в этой статье, предназначен дли микро-ЭВМ с объемом памяти&lt;br /&gt;
от &amp;#039;&amp;#039;&amp;#039;16 до 64&amp;#039;&amp;#039;&amp;#039;. Кбайт. В модуле использована БИС динамического ОЗУ К565РУ3А.&lt;br /&gt;
Эти микросхемы выполнены по n-МОП технологии и имеют информационную емкость&lt;br /&gt;
16384 бит с организацией 1024х1 разряд. Входные и выходных сигналы микросхемы&lt;br /&gt;
совместимы по уровням напряжения с ТТЛ-микросхемами. Структурная схема БИС К565РУ3А&lt;br /&gt;
показана на рис.1.&lt;br /&gt;
[[Изображение:M80dramP1.png|frame|right]]&lt;br /&gt;
&lt;br /&gt;
Основой микросхемы является матрица запоминающих&lt;br /&gt;
элементов, способных хранить информацию в виде заряда. Для доступа к какому-либо&lt;br /&gt;
запоминающему элементу матрицы необходимо выбрать соответствующую строку н столбец.&lt;br /&gt;
Выбор происходит по сигналам дешифраторов строк и столбцов, которые подключены&lt;br /&gt;
к семи младшим и семи старшим разрядам адресного регистра микросхемы.&lt;br /&gt;
&lt;br /&gt;
&amp;#039;&amp;#039;&amp;#039;Микросхема К565РУЗА&amp;#039;&amp;#039;&amp;#039; имеет всего 16 выводов — один&lt;br /&gt;
вывод общий, три вывода — для подключения питающих напряжении, два информационных:&lt;br /&gt;
D1 и D0 — для ввода и вывода бита данных, и вывод WE — для управляющего сигнала&lt;br /&gt;
записи бита данных в ячейку памяти. Оставшихся выводов не хватает для передачи&lt;br /&gt;
на адресный регистр 14-разрядного кода адреса для выбора ячейки памяти (именно&lt;br /&gt;
2&amp;lt;SUP&amp;gt;14&amp;lt;/SUP&amp;gt;=16384бит). Поэтому код адреса заносится я адресный регистр последовательно&lt;br /&gt;
— сначала через адресные входы А0-А6 микросхемы поступают коды семи младших, а&lt;br /&gt;
затем семи старших разрядов адреса, сопровождаемые сигналами &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039; (сигнал&lt;br /&gt;
выборки строки) и &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039; (сигнал выборки столбцов) соответственно.&lt;br /&gt;
&lt;br /&gt;
Такой режим передачи кода называется мультиплексированным&lt;br /&gt;
по времени. Мультиплексирование по времени часто применяют в БИС из-за «несоответствия»&lt;br /&gt;
количества выводов у корпусов БИС и количества сигналов, которые необходимо&lt;br /&gt;
обработать. Вспомните, что, например, шина данных в микропроцессоре также используется,&lt;br /&gt;
в мультиплексном режиме. Кроме того, сейчас уже имеются БИС ОЗУ с информационной&lt;br /&gt;
емкостью 64 Кбит и более, в которых также используется считывание бита из ячейки&lt;br /&gt;
БИС ОЗУ происходит в момент действия сигнала &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039;, если предварительно&lt;br /&gt;
уже был установлен сигнал &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039;. На время действии сигнала &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039; информационный&lt;br /&gt;
выход &amp;#039;&amp;#039;&amp;#039;D0&amp;#039;&amp;#039;&amp;#039; микросхемы переходит из высокоимпедансного состояния в режим&lt;br /&gt;
выдачи сигнала нулевого или единичного уровня, в зависимости от значения хранимого&lt;br /&gt;
бита в ячейке, адресуемой содержимым адресного регистра. Если одновременно с&lt;br /&gt;
сигналом &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039; при предварительно установленном сигнале &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039; действует&lt;br /&gt;
сигнал &amp;#039;&amp;#039;&amp;#039;WE&amp;#039;&amp;#039;&amp;#039;, то бит данных с входи &amp;#039;&amp;#039;&amp;#039;DI&amp;#039;&amp;#039;&amp;#039; будет записан в ячейку памяти.&lt;br /&gt;
При этом выход &amp;#039;&amp;#039;&amp;#039;D0&amp;#039;&amp;#039;&amp;#039; микросхемы остается в высокоимпедансном состоянии в&lt;br /&gt;
течение всего цикла записи.&lt;br /&gt;
&lt;br /&gt;
Обращение к матрице запоминающих элементов для&lt;br /&gt;
записи или чтения бита данных вызывает подключение к усилителям считывания одной&lt;br /&gt;
строки матрицы запоминающих элементов, содержащей 128 ячеек памяти. При этом&lt;br /&gt;
автоматически происходит подзаряд запоминающих конденсаторов всех ячеек памяти&lt;br /&gt;
выбранной строки до исходного уровня. Этот процесс называется процессом регенерации&lt;br /&gt;
памяти.&lt;br /&gt;
&lt;br /&gt;
Для предотвращения разряда запоминающих конденсаторов&lt;br /&gt;
ячеек памяти необходимо обращаться к каждой строке матрицы запоминающих элементов&lt;br /&gt;
не реже чем через 2мс. При выполнении микропроцессором реальной программы это&lt;br /&gt;
условие не соблюдается, так как обращение к одним ячейкам происходит часто,&lt;br /&gt;
а к другим очень редко. Поэтому необходим специальный блок, ответственный за&lt;br /&gt;
регенерацию памяти. Этот блок должен (естественно только в те моменты времени,&lt;br /&gt;
когда к БИС ОЗУ нет обращений со стороны микропроцессора) циклически формировать&lt;br /&gt;
на входах &amp;#039;&amp;#039;&amp;#039;А0-А6&amp;#039;&amp;#039;&amp;#039; значения всех адресов от 00Н до 7FH. сопровождая каждое&lt;br /&gt;
из них одним управляющим сигналом, &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039; (то есть формировать адреса строк&lt;br /&gt;
матрицы запоминающих элементов) с периодом не более 2мс.&lt;br /&gt;
&lt;br /&gt;
Момент регенерации можно выбрать двумя путями.&lt;br /&gt;
Во-первых, можно до начала регенерации приостановить работу микропроцессора,&lt;br /&gt;
воздействуя на его вход &amp;#039;&amp;#039;&amp;#039;ГТ&amp;#039;&amp;#039;&amp;#039;. Получив ответный сигнал &amp;#039;&amp;#039;&amp;#039;ОЖ&amp;#039;&amp;#039;&amp;#039;, можно&lt;br /&gt;
провести цикл регенерации. В нашем модуле динамического ОЗУ использован другой&lt;br /&gt;
путь: регенерация происходит не в моменты останова микропроцессора, а в те моменты&lt;br /&gt;
времени, когда в соответствии с временной диаграммой работы микропроцессора&lt;br /&gt;
гарантировано отсутствие обращений к памяти. Такое решение позволяет избежать&lt;br /&gt;
простоев микропроцессора, что особенно важно в микропроцессорных устройствах,&lt;br /&gt;
управляющих какими-либо быстрыми процессами (то есть работающих в реальном масштабе&lt;br /&gt;
времени). Однако из-за жесткой привязки к временной диаграмме рассматриваемый&lt;br /&gt;
модуль не универсален — он может работать только с набором сигналов процессорного&lt;br /&gt;
модуля, описанного ранее. Для хранения 8-разрядных данных БИС ОЗУ объединяются&lt;br /&gt;
в блоки по 8 микросхем, каждый из которых обеспечивает хранение 16Кбайт информации.&lt;br /&gt;
При этом соответственно объединяются и одноименные входы &amp;#039;&amp;#039;&amp;#039;А0 — А6&amp;#039;&amp;#039;&amp;#039;, &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039;&lt;br /&gt;
и &amp;#039;&amp;#039;&amp;#039;WE&amp;#039;&amp;#039;&amp;#039; всех микросхем модуля. Информационные входы &amp;#039;&amp;#039;&amp;#039;DI&amp;#039;&amp;#039;&amp;#039; и выходы БИС&lt;br /&gt;
ОЗУ во всех блоках модуля объединены поразрядно и подключены к разрядным линиям&lt;br /&gt;
шины данных микропроцессора. Выбор блоков для записи или чтения данных происходит&lt;br /&gt;
по сигналам &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039;, поступающим на одноименные входы микросхем, объединенных&lt;br /&gt;
в блоки.&lt;br /&gt;
&lt;br /&gt;
[[Изображение:M80dramP2.png|thumb|right|200px|Рис. 2]]&lt;br /&gt;
Принципиальная схема модуля динамического ОЗУ&lt;br /&gt;
приведена на рис.2. Модуль&lt;br /&gt;
содержит микросхемы памяти D16-D47 и блок управления. Последний включает узел&lt;br /&gt;
формирования запросов обращения к памяти (элементы D1.1-D1.3, D2.1-D2.3, D3.1&lt;br /&gt;
и D6.1), узел формирования запросов регенерации памяти (элементы D2.5, D2.6,&lt;br /&gt;
D5.3, D5.4 и D6.2). формирователь сигналов управления (элементы D2.4, D3.2,&lt;br /&gt;
D4, D5.1, D5.2 и D7). формирователь шины данных (элементы D8 и D9), формирователь&lt;br /&gt;
адреса регенерируемой строки (элементы D10 и D11) и коммутатор, обеспечивающий&lt;br /&gt;
мультиплексирование сигналов с шины адресов микро-ЭВМ и формирователя адреса&lt;br /&gt;
регенерируемой строки (элементы D12-D15). Временная диаграмма, поясняющая принцип&lt;br /&gt;
работы модуля динамического ОЗУ. показана на рис.3.&lt;br /&gt;
 &lt;br /&gt;
[[Изображение:M80dramP3.png|frame|right]]&lt;br /&gt;
В начале каждого машинного цикла микропроцессора,&lt;br /&gt;
связанного с обращением к модулю динамического ОЗУ для записи или чтения информации,&lt;br /&gt;
на его входы &amp;#039;&amp;#039;&amp;#039;ЗВ&amp;#039;&amp;#039;&amp;#039;, &amp;#039;&amp;#039;&amp;#039;ВЫВ&amp;#039;&amp;#039;&amp;#039;, &amp;#039;&amp;#039;&amp;#039;ЧТП&amp;#039;&amp;#039;&amp;#039; поступают сигналы, формируемые&lt;br /&gt;
процессорным модулем. Обращение к модулю динамического ОЗУ подтверждается 1&lt;br /&gt;
на входе &amp;#039;&amp;#039;&amp;#039;БЛКВХ&amp;#039;&amp;#039;&amp;#039; модуля. При этом ни выходе элемента D1.3 появляется 1,&lt;br /&gt;
поступающая на первый стробирующий вход V1 дешифратора D4. Этот же сигнал деблокирует&lt;br /&gt;
по входу сброса R триггер D6.1 и поступает также на один из входов элемента&lt;br /&gt;
D3.1. Последнее делает возможным установку по входу &amp;#039;&amp;#039;&amp;#039;S&amp;#039;&amp;#039;&amp;#039; триггера D6.1 при&lt;br /&gt;
совпадении сигналов &amp;#039;&amp;#039;&amp;#039;СИН&amp;#039;&amp;#039;&amp;#039; и &amp;#039;&amp;#039;&amp;#039;Ф1&amp;#039;&amp;#039;&amp;#039;. поступающих на два других входа&lt;br /&gt;
элемента D3.1, Поступление на вход &amp;#039;&amp;#039;&amp;#039;С&amp;#039;&amp;#039;&amp;#039; триггера D6.1 сигнала &amp;#039;&amp;#039;&amp;#039;Ф2&amp;#039;&amp;#039;&amp;#039;&lt;br /&gt;
не изменяет его состояния, так как на информационном входе &amp;#039;&amp;#039;&amp;#039;D&amp;#039;&amp;#039;&amp;#039; в это время&lt;br /&gt;
присутствует сигнал &amp;#039;&amp;#039;&amp;#039;СИН.&amp;#039;&amp;#039;&amp;#039;&lt;br /&gt;
&lt;br /&gt;
Установка триггера D6.1 вызывает появление 1&lt;br /&gt;
на управляющих входах А мультиплексоров D12-D15, разрешая прохождение адресных&lt;br /&gt;
сигналов ША[0]-ША[6] с шины адресов микро-ЭВМ на соответствующие входы микросхем&lt;br /&gt;
памяти. Одновременно с этим 1 с выхода триггера D6.1 поступает на первый вход&lt;br /&gt;
элемента D5.1, а 0 с его инверсного выхода через элемент D5.2 поступает на вход&lt;br /&gt;
последовательного занесения D0 сдвигового регистра D7, управляемого по счетным&lt;br /&gt;
входам С1 и С2 тактовыми импульсами ТИ1, Вследствие этого по спаду очередного&lt;br /&gt;
тактового импульса ТИ1 появляется 1 на первом выходе сдвигового регистра D7.&lt;br /&gt;
которая через элемент D2.4 поступает на управляющие входы &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039;. обеспечивая&lt;br /&gt;
тем самым запись адреса строки выбираемой ячейки памяти с выходов мультиплексоров&lt;br /&gt;
D12-D15 в адресные регистры микросхем памяти.&lt;br /&gt;
&lt;br /&gt;
Спад следующего тактового импульса ТИ1 вызывает&lt;br /&gt;
появлении 1 на втором выходе сдвигового регистра D7, связанного с управляющими&lt;br /&gt;
входами В мультиплексоров D12-D15. Это обеспечивает прохождение сигналов ША[7]-ША[15]&lt;br /&gt;
с шины адресов микро-ЭВМ на адресные входы микросхем памяти.&lt;br /&gt;
&lt;br /&gt;
Одновременно сигнал со второго выхода сдвигового&lt;br /&gt;
регистра D7 поступает на третий вход элемента D3.2 для формирования на его выходе&lt;br /&gt;
управляющего сигнала &amp;#039;&amp;#039;&amp;#039;WE&amp;#039;&amp;#039;&amp;#039; для записи информации в микросхемы памяти.&lt;br /&gt;
&lt;br /&gt;
Спад третьего тактового импульса ТИ1 вызывает&lt;br /&gt;
появление 1 на третьем выходе сдвигового регистра D7. Этот сигнал поступает&lt;br /&gt;
на второй вход элемента D5.1 и далее на стробирующий вход V2 дешифратора D4&lt;br /&gt;
для формирования управляющих сигналов &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039; для одного из блоков микросхем&lt;br /&gt;
памяти в зависимости от комбинации адресных сигналов ША[14] и ША[15] на его&lt;br /&gt;
входах D1 и D2. Поступление управляющих сигналов &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039; на входы микросхем&lt;br /&gt;
памяти соответствующих блоков вызывает запись или считывание информации с шины&lt;br /&gt;
данных микро-ЭВМ в зависимости от состояния сигнала на входах &amp;#039;&amp;#039;&amp;#039;WE&amp;#039;&amp;#039;&amp;#039;. Прохождение&lt;br /&gt;
данных от микросхем памяти к шине данных микро-ЭВМ или в обратном направлении&lt;br /&gt;
определяется управляющими сигналами, поступающими на входы &amp;#039;&amp;#039;&amp;#039;ВШ&amp;#039;&amp;#039;&amp;#039; и &amp;#039;&amp;#039;&amp;#039;ВМ&amp;#039;&amp;#039;&amp;#039;&lt;br /&gt;
шинных формирователей D8 и D9.&lt;br /&gt;
&lt;br /&gt;
Спад четвертого тактового импульса ТИ1 вызывает&lt;br /&gt;
появление 1 на четвертом выходе сдвигового регистра D7, связанном с его управляющим&lt;br /&gt;
входом V. Вследствие этого сдвиговый регистр D7 переходит из режима сдвига информации&lt;br /&gt;
в режим параллельного занесения информации. Таким образом, по спаду следующего&lt;br /&gt;
тактового импульса ТИ1 информация заносится по входам D1-D4 в сдвиговый регистр&lt;br /&gt;
D7. При этом на его выходах будет присутствовать низкий уровень, что прекращает&lt;br /&gt;
действие управляющих сигналов &amp;#039;&amp;#039;&amp;#039;RAS&amp;#039;&amp;#039;&amp;#039;&amp;#039;&amp;#039;&amp;#039;WE&amp;#039;&amp;#039;&amp;#039; и &amp;#039;&amp;#039;&amp;#039;САS&amp;#039;&amp;#039;&amp;#039;. Одновременно&lt;br /&gt;
с этим поступление очередного импульса &amp;#039;&amp;#039;&amp;#039;Ф2&amp;#039;&amp;#039;&amp;#039; переключает триггер D6.1 в&lt;br /&gt;
0, снимая запрос на обращение к модулю динамического ОЗУ. Сброс триггера D6.1&lt;br /&gt;
и появление сигналив 0 на управляющих входах В мультиплексоров D12-D15 вызывает&lt;br /&gt;
прохождение на их соответствующие выходы адреса очередной регенерируемой строки&lt;br /&gt;
с выходов двоичных счетчиков D10 и D11.&lt;br /&gt;
&lt;br /&gt;
При отсутствии обращений микропроцессора к памяти&lt;br /&gt;
формируются управляющие сигналы регенерации. В зависимости от длительности текущего&lt;br /&gt;
машинного цикла до очередного обращения микропроцессора к памяти может быть&lt;br /&gt;
выполнен один или несколько циклов регенерации.&lt;br /&gt;
&lt;br /&gt;
Отсутствие сигнала на входе СИН модуля динамического&lt;br /&gt;
ОЗУ и сброс триггера D6.1 вызывают появление нулевого уровня на выходе элемента&lt;br /&gt;
D5.3. который поступает на информационный вход D триггера D6.2. Совпадение сигналов&lt;br /&gt;
ТИ2 и Ф2 вызывает установку по входу С а 0 триггера D6.2. Сигнал низкого уровня&lt;br /&gt;
с выхода триггера через элемент D5.2 поступает на вход последовательного занесения&lt;br /&gt;
DO сдвигового регистра D7, цикл работы которого аналогичен циклу в режиме обращения&lt;br /&gt;
к памяти для записи или чтения данных. При этом 0 на выходе триггера D6.1 запрещает&lt;br /&gt;
формирование управляющих сигналов &amp;#039;&amp;#039;&amp;#039;WE&amp;#039;&amp;#039;&amp;#039; к &amp;#039;&amp;#039;&amp;#039;CAS&amp;#039;&amp;#039;&amp;#039;.&lt;br /&gt;
&lt;br /&gt;
При завершении цикла регенерации уровень 1 с четвертого&lt;br /&gt;
выхода сдвигового регистра D7 через элемент D2.6 переводит триггер D6.2 в другое&lt;br /&gt;
устойчивое состояние, что вызывает переключение по счетному входу С1 двоичного&lt;br /&gt;
счетчика D10 и изменение адреса регенерируемой строки.&lt;br /&gt;
&lt;br /&gt;
Для совместного использования в микро-ЭВМ модуля&lt;br /&gt;
динамического ОЗУ и комбинированного модуля ОЗУ-ПЗУ, часть адресов которых совпадают,&lt;br /&gt;
в описываемом модуле предусмотрена возможность блокировки запроса обращения&lt;br /&gt;
к памяти. Для этого на вход &amp;#039;&amp;#039;&amp;#039;БЛКВХ&amp;#039;&amp;#039;&amp;#039; модуля динамического ОЗУ должен быть&lt;br /&gt;
подан сигнал низкого уровня с выхода &amp;#039;&amp;#039;&amp;#039;БЛКВЫХ&amp;#039;&amp;#039;&amp;#039; комбинированного модуля ОЗУ-ПЗУ.&lt;br /&gt;
При этом запрос обращения к памяти для записи или чтения данных не формируется&lt;br /&gt;
и модуль продолжает работать в режиме формирования управляющих сигналов регенерации.&lt;br /&gt;
&lt;br /&gt;
Питание модуль динамического ОЗУ получает от трех&lt;br /&gt;
источников питания — +5В, +12В и −5В, потребляемые токи не превышают соответственно&lt;br /&gt;
1А, 1,50мА и 0,1мА. Порядок включения и выключения питающих напряжений соответствует&lt;br /&gt;
использованному в процессорном модуле. Ни в коем случае нельзя допустить отсутствие&lt;br /&gt;
одного из питающих напряжений. В связи с особенностями работы динамических БИС&lt;br /&gt;
ОЗУ, вызывающих значительные импульсные помехи в цепях питания, в конструкции&lt;br /&gt;
модуля должны быть предусмотрены развязывающие керамические конденсаторы с низкой&lt;br /&gt;
индуктивностью и небольшими габаритами. В цепях +12В и −5В следует устанавливать&lt;br /&gt;
соответственно конденсаторы 0,33 и 0,1мкФ (по одному на каждые две микросхемы&lt;br /&gt;
памяти). В цепи питания +5В рекомендуется устанавливать конденсаторы емкостью&lt;br /&gt;
0,1мкФ на каждые восемь микросхем памяти. Дополнительно на плате целесообразно&lt;br /&gt;
установить электролитические конденсаторы емкостью 4,7мкФ в цепи питания +12В.&lt;br /&gt;
Особо следует обратить внимание на то. что при выполнении монтажа (в том числе&lt;br /&gt;
и печатного) проводники, связывающие одноименные выводы микросхем памяти, должны&lt;br /&gt;
иметь минимальную длину.&lt;br /&gt;
&lt;br /&gt;
&amp;lt;pre&amp;gt;&lt;br /&gt;
F000 	210000			LXI 	H, ADR 	;3АПИСАТЬ АДРЕС ЯЧЕЙКИ ПАМЯТИ&lt;br /&gt;
F003	3E55			MVI	A, 55H 	; ЗАДАТЬ КОНСТАНТУ ДЛЯ ЗАПИСИ В ПАМЯТЬ&lt;br /&gt;
F005 	77 		ЦИКЛ:	MOV	M, A 	;ЗАПИСАТЬ КОНСТАНТУ В ПАМЯТЬ&lt;br /&gt;
F006 	46			MOV	В, М 	;ЧИТАТЬ ИЗ ЯЧЕЙКИ ПАМЯТИ&lt;br /&gt;
F007 	2F 			СМA 		;ИЗМЕНИТЬ КОНСТАНТУ&lt;br /&gt;
F008 	C305F0 		JMP	ЦИКЛ 	; ПОВТОРИТЬ ЗАПИСЬ-ЧТЕНИЯ&lt;br /&gt;
Е000			ADR:	EQU 	0000Н 	; ОПРЕДЕЛЕНИЕ АДРЕСА ЯЧЕЙКИ ДИНАМИЧЕСКОЙ ПАМЯТИ&lt;br /&gt;
&amp;lt;/pre&amp;gt;&lt;br /&gt;
Рис.4&lt;br /&gt;
&lt;br /&gt;
Отладку модуля динамического ОЗУ целесообразно&lt;br /&gt;
выполнять на уже действующей микро-ЭВМ. При этом микропроцессор должен выполнять&lt;br /&gt;
программу поочередной записи и считывания произвольного байта данных в одну&lt;br /&gt;
из ячеек динамического ОЗУ (рис.4). Для контроля работоспособности модуля динамического&lt;br /&gt;
ОЗУ используется осциллограф, синхронизируемый сигналом «Синхро», выведенным&lt;br /&gt;
на панель технического пульта. При этом на его тумблерном регистре А0-А15 должен&lt;br /&gt;
быть установлен адрес ячейки памяти динамического ОЗУ, к которой происходит&lt;br /&gt;
обращение. Анализ состояния сигналов в характерных точках динамического ОЗУ&lt;br /&gt;
и сравнение с временной диаграммой, представленной на рис.3, позволит выявить&lt;br /&gt;
неисправности и устранить их.&lt;br /&gt;
&lt;br /&gt;
Убедившись в правильной записи и считывании&lt;br /&gt;
информации в одну из ячеек динамической памяти следует проверить работу всего&lt;br /&gt;
модуля динамического ОЗУ с помощью теста, содержащегося в программе «монитор»,&lt;br /&gt;
с которой мы познакомим Вас в следующей статье.&lt;br /&gt;
&lt;br /&gt;
Г. ЗЕЛЕНКО, В. ПАНОВ, С. ПОПОВ&lt;br /&gt;
&lt;br /&gt;
Отсканировано с журнала Радио № 10 1983 г.&amp;lt;br /&amp;gt;&lt;br /&gt;
Отредактировано Лесных Ю. И. 1999 г.&lt;br /&gt;
&lt;br /&gt;
[[Категория:Микро-80/Публикации|07]]&lt;/div&gt;</summary>
		<author><name>Panther</name></author>
	</entry>
</feed>